《表1 本文与文献[3]的数据判定对比》

《表1 本文与文献[3]的数据判定对比》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《一种基于FPGA的冲击应力下空封键合线短接判定方法》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

正常情况下,传输到PC机的1个字节数据为8’h FF,如果I/O管脚与电源地管脚键合线短接,则会产生1个0;如果I/O管脚与I/O管脚的键合线短接,则会产生连续的2个0;电源地管脚输出值保留。为了能够通过上位机接收到的数据直观看出短接的键合线所在的位置,本文在数据并转串时给相应锁存器的输出值和电源地管脚输出值按照真实管脚顺序进行排序,且若锁存器不满8个字节,则数据高位补1。以24个管脚的芯片为例,2管脚为电源地管脚,3、13和14管脚为普通I/O管脚,2与3管脚短接,13与14管脚短接后,如表1所示,对比文献[3]的数据说明本文排序判定的重要性。