《表1 FPGA资源利用情况》
实验结果表明,基于FPGA的双三次插值图像缩放系统能够支持3 840×2 160的图像进行任意比例的缩放。实际板上验证时视频流从ov5642输入,经过缩放、缓存、同步以及拼接等多个处理过程,最终通过VGA接口输出至支持1080P的显示器上。验证系统所采用的硬件平台是xc7a100tfgg488-1,如表1所示,其消耗的LUT(Look Up Table,查找表)资源占FPGA总资源的69.9%,由于本设计的行缓存所消耗的片上资源LUTRAM,所以LUTRAM资源的占用为76.16%,在DDR读写部分用到了时钟域的转换,采用的是消耗BRAM资源的FIFO,BRAM资源的占用为26.3%,用来缩放计算的DSP资源占用为60.42%。
图表编号 | XD009816200 严禁用于非法目的 |
---|---|
绘制时间 | 2019.11.01 |
作者 | 严飞、陆宝毅、刘银萍、刘卿卿、陈伟 |
绘制单位 | 南京信息工程大学自动化学院、江苏省大气环境与装备技术协同创新中心、南京信息工程大学自动化学院、南京信息工程大学大气物理学院、南京信息工程大学自动化学院、江苏省大气环境与装备技术协同创新中心、南京信息工程大学自动化学院 |
更多格式 | 高清、无水印(增值服务) |