《表5 FPGA资源使用情况》
整个电路工作在100 MHz的时钟频率下,项目的资源消耗见表5。从表中可以看出在满足实时性要求的同时,DSP资源消耗93.1%,RAM使用率为84.5%。在计算中所需的乘法器和特征图存储空间,是二者消耗较大的主因。
图表编号 | XD0078287500 严禁用于非法目的 |
---|---|
绘制时间 | 2019.09.10 |
作者 | 潘思园、王永、黄鲁 |
绘制单位 | 中国科学技术大学微电子学院、中国科学技术大学微电子学院、中国科学技术大学微电子学院 |
更多格式 | 高清、无水印(增值服务) |
整个电路工作在100 MHz的时钟频率下,项目的资源消耗见表5。从表中可以看出在满足实时性要求的同时,DSP资源消耗93.1%,RAM使用率为84.5%。在计算中所需的乘法器和特征图存储空间,是二者消耗较大的主因。
图表编号 | XD0078287500 严禁用于非法目的 |
---|---|
绘制时间 | 2019.09.10 |
作者 | 潘思园、王永、黄鲁 |
绘制单位 | 中国科学技术大学微电子学院、中国科学技术大学微电子学院、中国科学技术大学微电子学院 |
更多格式 | 高清、无水印(增值服务) |