《表4 高阻抗比系统WLS和CADSE的平均迭代次数及计算耗时》
进一步对WLS、FDSE及CADSE在高阻抗比系统中的估计性能进行测试。在IEEE各测试系统中,从所有支路中随机选取一条支路,将其电抗变为原来的1/2,然后测试WLS、FDSE及CADSE在所有支路组合情况下的估计性能。测试结果见表4。对比表3和表4可见,随着阻抗比的增大,FDSE的估计性能下降,而本文提出的CADSE的性能则变化不大,故CADSE对不同的阻抗比系统均具有良好的适应性。
图表编号 | XD00866200 严禁用于非法目的 |
---|---|
绘制时间 | 2019.12.10 |
作者 | 王鹏、陈蕾、陈艳波、沈玉兰、肖湘宁 |
绘制单位 | 中国电力科学研究院有限公司、国网浙江省电力有限公司、华北电力大学电气与电子工程学院、华北电力大学电气与电子工程学院、华北电力大学电气与电子工程学院 |
更多格式 | 高清、无水印(增值服务) |