《表2 硬件资源消耗对比:阵列互耦误差FIR校正滤波器设计与FPGA实现》

《表2 硬件资源消耗对比:阵列互耦误差FIR校正滤波器设计与FPGA实现》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《阵列互耦误差FIR校正滤波器设计与FPGA实现》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

为了比较本文算法与传统分布式算法在硬件资源的消耗上的差别,同样在Xilinx ZYNQ-7000芯片上实现64阶滤波器,对比分析结果如表2所示。