《表4 资源使用报告:可见光峰均比抑制算法电路设计及验证》

《表4 资源使用报告:可见光峰均比抑制算法电路设计及验证》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《可见光峰均比抑制算法电路设计及验证》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

最后,本文通过SYNOPSYS公司的DesignCompile在SMIC.18 CMOS工艺标准单元库下仿真综合,可知其频率可达200MHz。采用双精度数据类型的同种算法电路的规模资料鲜有文献论及,故无法进行比较。表4为电路在FPGA或SMIC.18标准单元库中的资源占用情况。