《表4 资源使用报告:可见光峰均比抑制算法电路设计及验证》
最后,本文通过SYNOPSYS公司的DesignCompile在SMIC.18 CMOS工艺标准单元库下仿真综合,可知其频率可达200MHz。采用双精度数据类型的同种算法电路的规模资料鲜有文献论及,故无法进行比较。表4为电路在FPGA或SMIC.18标准单元库中的资源占用情况。
图表编号 | XD0021786000 严禁用于非法目的 |
---|---|
绘制时间 | 2018.11.15 |
作者 | 田致铭、孟李林、白菊蓉 |
绘制单位 | 西安邮电大学电子工程学院、西安邮电大学电子工程学院、西安邮电大学电子工程学院 |
更多格式 | 高清、无水印(增值服务) |