《表1 加载模式与M[2:0]电平的对应关系》

《表1 加载模式与M[2:0]电平的对应关系》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《基于Slave SelectMAP模式的逻辑加载故障研究》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

以高密度现场可编程逻辑器件FPGA为处理核心设计的嵌入式结构产品,具有低成本、高集成度、低功耗、小封装等优点,并且其在线编辑具有很高的灵活度,后期升级维护也非常简单。常用的FPGA芯片如Virtex系列,是一种高密度、大容量的现场可编程门阵列芯片,其逻辑单元多达100万个,可兼容16种高性能接口标准,最高工作频率可达200MHZ。Virtex系列FPGA的逻辑文件加载方式由FPGA内部的模式选择信号M[2:0]的电平来决定[1],常见的加载模式包括JTAG模式、串行模式和并行模式。其中串行模式包括Master Serial和Slave Serial两种,并行模式也分Master Select Map和Slave Select Map两类。这些模式的选择与M[2:0]的对应关系见表1。