《表1 配置芯片命令:一种基于SRAM型FPGA的配置芯片设计》

《表1 配置芯片命令:一种基于SRAM型FPGA的配置芯片设计》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《一种基于SRAM型FPGA的配置芯片设计》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

如表1所示,BA是指块地址,一个块地址包括1 Mbits;BLA是指一个单位的地址,一个地址存储16 bits;CRD是指配置数据;SDR是指返回的状态数据;PD是指写命令时每个地址对应写入的数据;RD是指读命令时读出的数据。每个命令都需两个有效周期完成,读命令不需要具体的命令值,只要BPI接口的FOE信号直接拉低就可以,这样做是为了方便FPGA上电完自动去加载配置芯片内的配置数据,省去发读命令的操作。