《表2 Cortex A15&A7的微架构参数》

《表2 Cortex A15&A7的微架构参数》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《性能非对称多核处理器下异构感知调度技术》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

本文主要对性能非对称多核处理器的调度优化技术进行总结与探讨,性能非对称多核处理器一般将高性能、较高功耗的核和低功耗、性能较低的核集成在一块处理器芯片中,为不同需求的应用程序提供服务.不同类型的核可以按照性能和复杂度进行排序和比较.目前典型的性能非对称处理器结构是ARM big.LITTLE结构,通过SoC设计将高性能处理器和低功耗处理器集成协同工作,比如三星Samsung Exynos 9系列处理器.如表2所示的一种big.LITTLE设计[4],将Cortex A15和A7集成在一起,A15和A7在流水线设计、发射和取指宽度、Cache大小等微架构参数存在设计上的差异,这种高性能联合低功耗CPU核的异构设计可以在明显降低平均功耗的情况下提供高性能处理能力.ARM big.LITTLE架构在对性能要求不是特别高的应用场景下可以节省约75%的功耗,在高负载的应用场景下可以提升约40%的性能.