《表2 SPI寄存器描述:一种改进的SPI接口设计与实现》

《表2 SPI寄存器描述:一种改进的SPI接口设计与实现》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《一种改进的SPI接口设计与实现》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

为确保SPI数据能够快速连续地传输,本文对传统的SPI接口进行改进。该SPI不仅能够传输任意位宽的数据帧,而且具有2个内置的32 bit FIFO,分别为发送方向TXFIFO和接收方向RXFIFO,结构框图如图1所示,其中FIFO位宽为8 bit,深度为4。寄存器的定义如表2所示。