《表1 配置截频点与寄存器表》

《表1 配置截频点与寄存器表》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《基于FPGA的可配置数字滤波器设计》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

采集子板通过主控制器发送的3bit配置参数来选择7种截频点,待选择配置的7组滤波器系数coe预存储在子板寄存器,7种截频分别是1/4、1/8、1/16、1/32、1/64、1/128、1/256倍的采样率fs。配置截频点与寄存器表如表1所示。