《表4 嵌套命令:基于RRAM PUF的轻量级RFID认证协议》
除了仿真外,在设计中使用了Synopsys公司的Design Compile工具对标签的数字基带进行了整体的物理综合,此外对BCH编码器部分进行了单独综合。综合后电路面积报告如表4所示,可以看到标签端计算复杂度最高的纠错编码器面积仅消耗了4 643.654 434μm2,约465等效门电路。设计完全符合了低成本的需求。
图表编号 | XD00197450300 严禁用于非法目的 |
---|---|
绘制时间 | 2021.01.01 |
作者 | 陈飞鸿、张锋、陈军宁、吴秀龙 |
绘制单位 | 安徽大学电子信息工程学院、中国科学院微电子研究所微电子器件与集成技术重点实验室、中国科学院微电子研究所微电子器件与集成技术重点实验室、安徽大学电子信息工程学院、安徽大学电子信息工程学院 |
更多格式 | 高清、无水印(增值服务) |