《表2 SAR ADC电路性能对比》

《表2 SAR ADC电路性能对比》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《一种低功耗14 bit逐次逼近型模数转换电路设计》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

图16给出了流片后的电路在晶圆静态测试时的显微照片。图17给出了电源电压3.3 V、采样频率4.9 kHz、Vref为3.3 V、输入信号为2 V时,其中两路输出端D13和D8的静态测试曲线:每个曲线分别给出4个完整的采样周期T,每个采样周期的第一个内部时钟周期为复位阶段,输出端均置为0,后16个内部时钟周期为输出阶段,输出端输出相应的数字电平信号;D13理论输出为逻辑1,D8理论输出为逻辑0,如图17所示,上方实测曲线为D13输出的高电平,下方曲线为D8输出的低电平,符合理论值。通过静态测试,验证了流片后电路模数转换功能的正确性。未来将通过设计合理的外围测试电路,进一步测试电路各性能参数。