《表2 60MHz单路采样波形》

《表2 60MHz单路采样波形》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《基于FPGA和AD9226的高速交叉采样设计》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

先对第一路ADC进行采样测试,60MHz采样时钟分别对1MHz、30MHz、32MHz正弦波信号进行采样,单路采样结果如表2所示,低于30MHz的正弦波信号还可以被失真较小地还原。超过30MHz后,还原波形失真严重,符合采样定理,由此可验证第一路ADC采样的正确性。然后变换输入端口对第二路、第三路分别进行测试,与第一路结果相同,由此可验证三路ADC采样均正确。