《表1 浮点运算使用频率:基于FPGA的浮点运算加法器的研究》

《表1 浮点运算使用频率:基于FPGA的浮点运算加法器的研究》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《基于FPGA的浮点运算加法器的研究》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

算单元,大多采用软件的设计方法实现,简化了硬件电路的设计但是浮点运算的速度却不高。现代随着工艺的进步,CPU能够使用硬件来实现浮点运算单元(FPU)。FPU单元的设计包括了浮点加法器、浮点乘法器、浮点除法器和浮点的开方,在这四种运算中,主要浮点运算使用频率如表1所示,通过对比可以看出浮点加法器的使用频率是最高的达到了55%,所以设计高速的浮点加法器对FPU性能的提高起到至关重要的作用[3]。