《表2 全同态MAC算法输入/输出数据》

《表2 全同态MAC算法输入/输出数据》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《基于全同态MAC的消息认证算法设计》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

采用SMIC 65 nm CMOS工艺,实现基于全同态MAC的消息认证算法硬件电路。实验环境包括Intel Xeon(R)Dual-Core CPU 2.0 GHz、6 G RAM服务器,涉及的工具软件包括:NCverilog仿真软件和DC综合工具。表1为p=11,q=121时,输入数据经过全同态加密模块的输出数据。表2为p=11,q=121时,输入数据经过全同态MAC算法的输出数据。