《表1 滤波器电路参数:基于FPGA的电力设备故障信号采集与处理系统设计》

《表1 滤波器电路参数:基于FPGA的电力设备故障信号采集与处理系统设计》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《基于FPGA的电力设备故障信号采集与处理系统设计》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

对于TEV信号的采集,该信号除了功率较小,还掺杂了其他频率的干扰信号。因此,需要针对性的设计滤波电路,滤除干扰信号。根据TEV信号的工作频率,设置滤波器的下限截止频率为4.2 MHz,上限截止频率为105 MHz。本文采用多级的LC串并联滤波电路,电路的结构如图8所示。电路中电容、电阻和电感的大小,如表1所示。