《数字电路与逻辑设计》求取 ⇩

第一章集成逻辑门电路1

1.1 逻辑关系及逻辑电路的作用1

1.2TTL门电路4

1.2.1 TTL“与非”门电路的构成及其工作原理4

1.2.2 TTL“与非”门电路的工作特性5

1.2.3 TTL“与非”门电路的基本参数13

1.2.4 TTL门电路的其它类型15

1.2.5 TTL门电路的应用举例21

1.3ECL门电路25

1.3.1 ECL门电路的工作原理26

1.3.2 ECL门电路的特性27

1.4MOS门电路29

1.4.1 MOS反相器30

1.4.2 其它MOS门电路34

习 题37

第二章逻辑代数及逻辑函数的化简方法41

2.1数制与代码41

2.1.1 数制及其表示41

2.1.2 二进制与十进制的转换43

2.1.3 二-十进制数码45

2.2逻辑代数的基本定律和规则47

2.2.1 逻辑变量、逻辑运算与逻辑函数的相等47

2.2.2 逻辑代数的基本定律和基本公式51

2.2.3 逻辑代数的三个规则53

2.3真值表与逻辑函数的两种标准表达式56

2.3.1 真值表56

2.3.2 逻辑函数的两种标准表达式57

2.3.3 最大项和最小项的性质59

2.4逻辑函数的简化60

2.4.1 逻辑函数的代数化简法61

2.4.2 逻辑函数的卡诺图化简法63

2.4.3 逻辑函数的系统化简法(Q-M法)73

2.4.4 具有无关最小项的逻辑函数的化简79

2.4.5 多路输出逻辑函数的化简84

习题94

第三章集成触发器98

3.1集成触发器的特点和类型98

3.1.1 集成触发器的特点98

3.1.2 集成触发器的类型98

3.2集成触发器的逻辑功能99

3.2.1 RS触发器99

3.2.2 D触发器100

3.2.3 T触发器101

3.2.4 JK触发器101

3.3集成触发器的常见结构102

3.3.1 简单触发器103

3.3.2 维持阻塞触发器107

3.3.3 主从触发器110

3.4触发器的相互转换113

3.4.1 D触发器转换为T′,T,RS,JK触发器113

3.4.2 RS触发器转换为JK,D,T,T′触发器114

3.4.3 JK触发器转换为D,T,T′触发器116

习 题117

第四章组合逻辑网络的分析与综合120

4.1 组合逻辑网络的分析120

4.2两级“与非”电路和三级“与非”电路的设计124

4.2.1 两级“与非”电路的设计124

4.2.2 三级“与非”电路的设计125

4.3 组合逻辑网络设计的一般方法130

4.4常用组合逻辑电路的设计举例131

4.4.1 半加器和全加器的设计131

4.4.2 代码转换电路的设计135

4.4.3 二进制数值比较器的设计137

4.4.4 奇偶校验电路的设计143

4.4.5 译码器的设计145

4.4.6 多路选择器156

4.5组合逻辑电路中的竞争与冒险162

4.5.1 竞争162

4.5.2 冒险现象162

4.5.3 险象的判别164

4.5.5 险象的处理164

习 题166

第五章同步时序电路的分析与设计170

5.1 时序电路的状态表和状态图171

5.2 同步时序电路的分析方法173

5.3同步时序电路的设计179

5.3.1 同步时序电路设计的一般程序180

5 3 2原始状态表的构成181

5.3.3 状态化简的基本方法184

5.3.4 状态编码(状态分配)194

5.4 同步时序电路设计举例199

习题209

第六章异步时序逻辑的分析与设计214

6.1脉冲异步电路的分析与设计214

6.1.1 脉冲异步电路的分析214

6.1.2 脉冲异步电路的设计220

6.2电平异步电路的分析与设计224

6.2.1 电平异步电路的模型及流程表224

6.2.2 电平异步电路的分析227

6.2.3 电平异步电路的逻辑设计230

6.3时序电路中险象的产生及其处理方法237

6.3.1 时序电路中的竞争冒险现象237

6.3.2 处理时序电路竞争的一般方法239

习题244

第七章常用时序逻辑部件249

7.1计数器249

7.1.1 同步计数器249

7.1.2 异步计数器258

7.2寄存器261

7.2.1 数码寄存器261

7.2.2 移位寄存器263

7.3顺序脉冲分配器265

7.3.1 计数译码型分配器265

7.3.2 移位寄存器型分配器266

7.4中规模集成时序部件270

7.4.1 MSI串行计数器270

7.4.2 MSI同步计数器271

7.4.3 MSI移位寄存器275

习题277

第八章阵列化逻辑部件及其应用280

8.1只读存贮器(ROM )281

8.1.1 ROM的电路结构与工作原理281

8.1.2 可编程只读存贮器284

8.1.3 采用ROM的逻辑设计288

8.2可编程序逻辑阵列(PLA)292

8.2.1 PLA的电路结构292

8.2.2 采用PLA的逻辑设计292

8.3可编程阵列逻辑(PAL)296

8.3.1 PAL的电路结构296

8.3.2 采用PAL的逻辑设计300

8.4通用阵列逻辑(GAL)302

8.4.1 GAL的电路结构302

8.4.2 采用GAL的逻辑设计306

8.5门阵列和标准单元308

8.5.1 门阵列308

8.5.2 标准单元311

8.6随机存取存贮器(RAM)312

8.6.1 RAM的结构312

8.6.2 基本存贮单元312

习题315

第九章数-模转换和模-数转换317

9.1数字-模拟转换的基本原理与结构317

9.1.1 数-模转换基本原理317

9.1.2 数-模转换器的典型电路318

9.1.3 数-模转换器的双极性工作326

9.1.4 数-模转换器的主要参数328

9.1.5 单片集成DAC简介329

9.2模拟-数字转换332

9.2.1 模-数转换基本原理和工作过程332

9.2.2 常用的模-数转换电路335

9.2.3 模-数转换器的主要参数344

9.2.4 集成ADC简介345

习题348

第十章数字系统设计简介349

10.1数字系统设计概述349

10.1.1 数字系统及其一般结构形式349

10.1.2 寄存器传输语言350

10.2数字系统设计方法354

10.2.1 信息处理单元的设计方法355

10.2.2 信息控制单元的设计方法356

1993《数字电路与逻辑设计》由于是年代较久的资料都绝版了,几乎不可能购买到实物。如果大家为了学习确实需要,可向博主求助其电子版PDF文件(由陈学泮主编 1993 广州:中山大学出版社 出版的版本) 。对合法合规的求助,我会当即受理并将下载地址发送给你。