《数字逻辑电路》求取 ⇩

1.1 进位计数制1

1.1.1 十进计数制1

1.1.2 二进计数制1

第1章数制与编码1

1.1.3 八进计数制和十六进计数制2

1.2 不同进位制数之间的转换4

1.2.1 二进制数转换成十进制数4

1.2.2 十进制数转换成二进制数5

1.2.3 二进制数与八进制、十六进制数之间的转换7

1.3.2 二进制数减法运算9

1.3.3 二进制数乘法运算9

1.3 二进制数的算术运算9

1.3.1 二进制数加法运算9

1.3.4 二进制数除法运算10

1.4.1 有权BCD编码10

1.4 二进制编码的十进制数(10BCD编码)11

1.4.2 无权BCD码11

1.4.3 BCD码的加减运算12

习题13

2.1.1 或运算及或门15

2.1 逻辑代数的基本运算15

第2章 逻辑代数与逻辑门15

2.1.2 与运算及与门16

2.1.3 非运算及非门18

2.2 逻辑代数的基本定律及规则20

2.2.1 逻辑函数的相等20

2.2.2 逻辑代数的基本定律21

2.2.3 逻辑代数的三个规则22

2.2.4 几个常用公式24

2.2.5 用代数法简化逻辑函数25

2.3.1 与非逻辑及或非逻辑26

2.3 复合门电路的逻辑功能26

2.3.3 异或逻辑及同或逻辑29

2.4 逻辑函数的两种标准表达式31

2.4.1 逻辑函数的与或表达式及或与表达式31

2.4.2 最小项表达式31

2.4.3 最大项表达式33

2.4.4 最小项与最大项之间的关系34

2.5 卡诺图及逻辑函数的简化36

2.5.1 逻辑函数的卡诺图36

2.5.2 卡诺图的简化规划38

2.5.3 利用卡诺图简化逻辑函数40

2.6 常用的集成逻辑门43

2.6.1 正逻辑与负逻辑43

2.6.2 TTL集成与非门44

2.6.3 集电极开路(47OC)门47

2.6.4 三态输出TTL与非门48

2.6.5 MOS集成逻辑门49

2.6.6 集成逻辑门型号的命名52

习题55

3.1 组合逻辑电路的分析58

第3章 组合逻辑电路58

3.1.1 逻辑代数法59

3.1.2 符号置换法60

3.2 常用组合逻辑电路的分析61

3.2.1 译码器61

3.2.2 编码器62

3.2.3 数据选择器63

3.2.4 多路分配器64

3.2.5 全加器64

3.3 组合逻辑电路的设计65

3.3.1 运算电路设计66

3.3.2 代码转换电路设计68

3.3.3 译码电路设计70

3.3.4 检验电路设计73

3.3.5 比较电路设计73

3.3.6 用数据选择器实现逻辑函数74

3.4 组合逻辑电路的冒险现象77

3.4.1 逻辑冒险77

3.4.2 功能冒险78

3.4.3 竞争冒险的消除方法79

习题80

4.1.1 基本RS触发器电路组成和工作原理83

第4章集成触发器83

4.1 基本RS触发器83

4.1.2 基本RS触发器功能描述84

4.2 钟控触发器86

4.2.1 钟控RS触发器87

4.2.2 钟控D触发器88

4.2.3 钟控JK触发器89

4.2.4 钟控T触发器和T′触发器90

4.2.5 电位触发方式的工作特性91

4.3 主从触发器91

4.3.1 主从触发器基本原理92

4.3.2 主从JK触发器的一次翻转现象94

4.3.3 集成JK触发器97

4.4 边沿触发器97

4.4.1 维持-阻塞D触发器98

4.4.2 集成D触发器101

习题105

第5章 同步时序电路105

5.1 时序电路和它的表示法105

5.2 状态转移图的状态转移表107

5.3.1 同步时序电路的特点111

5.3 同步时序电路的分析111

5.3.2 同步时序电路的分析112

5.3.3 典型同步时序电路的分析117

5.4 同步时序电路的设计126

5.4.1 设计方法与步骤126

5.4.2 状态转换图或状态转换表的形成127

5.4.3 状态简化130

5.4.4 状态分配134

5.4.5 触发器选型、确定激励函数和输出函数138

5.4.7 多余状态检查140

5.4.6 画逻辑电路图140

5.4.8 设计举例141

习题147

第6章 中大规模集成电路151

6.1 编码器及译码器151

6.1.1 编码器151

6.1.2 译码器155

6.2 数据选择器164

6.3 奇偶校验电路168

6.4.1 同步二进制计数器169

6.4 计数器169

6.4.2 同步十进制计数器171

6.5 移位寄存器173

6.5.1串行输入并行输出移位寄存器173

6.5.2 双向移位寄存器175

6.6 随机存取存贮器(177RAM)177

6.6.1 基本结构178

6.6.2 六管静态存贮单元178

6.6.3 片选和读写控制电路179

6.6.4 存贮容量的扩展179

6.6.5 静态RAM2114180

6.7.1 只读存贮器的结构和原理183

6.7 只读存贮器ROM183

6.7.2 用ROM实现组合逻辑的设计185

6.7.3 可编程ROM187

6.8 可编程序逻辑阵列PLA188

6.8.1 组合PLA188

6.8.2 时序可编程逻辑阵列189

习题191

7.2 D/A转换器194

7.2.1 权电阻D/A转换器194

7.1 概述194

第7章 A/D与D/A转换器194

7.2.2 R-2R梯形D/A转换器196

7.2.3 倒梯形D/A转换器197

7.2.4 D/A转换器的主要技术指标198

7.2.5 模拟电子开头198

7.2.6 集成D/A转换器200

7.3 A/D转换器201

7.3.1 采样/保持和A/D转换的基本概念201

7.3.2 并行A/D转换器202

7.3.3 逐次逼近A/D转换器203

7.3.4 双积分型A/D转换器205

7.3.5 A/D转换器的主要技术指标207

7.3.6 集成A/D转换器(ADC0808/9)208

习题209

第8章 脉冲电路212

8.1 单稳态触发器212

8.1.1 555定时器212

8.1.2 微分型单稳态触发器213

8.1.3 集成单稳态触发器216

8.1.4 由555定时器构成的单稳态触发器217

8.1.5 单稳态触发器的应用218

8.2.1 CMOS多谐振荡器220

8.2 多谐振荡器220

8.2.2 石英晶体振荡器222

8.2.3 由555定时器构成的多谐振荡器222

8.3 施密特触发器224

8.3.1 由与非门组成的施密特触发器224

8.3.2 回差可调的施密特触发器225

8.3.3 集成施密特触发器226

8.3.4 由555定时器构成的施密特触发器227

8.3.5 施密特触发器的应用228

习题229

1995《数字逻辑电路》由于是年代较久的资料都绝版了,几乎不可能购买到实物。如果大家为了学习确实需要,可向博主求助其电子版PDF文件(由翟生辉等编 1995 西安:西安交通大学出版社 出版的版本) 。对合法合规的求助,我会当即受理并将下载地址发送给你。

高度相关资料

数字逻辑及数字集成电路(1994 PDF版)
数字逻辑及数字集成电路
1994 北京:清华大学出版社
数字逻辑电路基础(1994 PDF版)
数字逻辑电路基础
1994 西安:西安交通大学出版社
数字电路与逻辑设计(1989 PDF版)
数字电路与逻辑设计
1989 成都:成都电讯工程学院出版社
脉冲数字电路与数字逻辑  下(1987 PDF版)
脉冲数字电路与数字逻辑 下
1987 北京:人民邮电出版社
电子线路与数字逻辑(1990 PDF版)
电子线路与数字逻辑
1990 西安:西安电子科技大学出版社
数字电路与逻辑设计(1999 PDF版)
数字电路与逻辑设计
1999 成都:电子科技大学出版社
数字电路与逻辑设计(1990 PDF版)
数字电路与逻辑设计
1990 北京:人民邮电出版社
数字逻辑电路(1999 PDF版)
数字逻辑电路
1999 北京:高等教育出版社
数字电路与逻辑设计(1985 PDF版)
数字电路与逻辑设计
1985 北京:人民邮电出版社
数字逻辑电路设计(1984 PDF版)
数字逻辑电路设计
1984 北京:高等教育出版社
数字电路的逻辑设计(1980 PDF版)
数字电路的逻辑设计
1980 长沙:湖南科学技术出版社
脉冲数字电路与数字逻辑(1986 PDF版)
脉冲数字电路与数字逻辑
1986 北京:人民邮电出版社
数字逻辑电路(1999 PDF版)
数字逻辑电路
1999 北京:科学出版社
数字电路与逻辑技术(1991 PDF版)
数字电路与逻辑技术
1991 北京:中国广播电视出版社
数字逻辑电路(1995 PDF版)
数字逻辑电路
1995 北京:电子工业出版社