《表1 控制寄存器地址空间划分》
提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《一款BD2/GPS双模导航芯片SoC子系统设计方案》
HXSR100芯片以AHB总线作为N10处理器访问其他设备的总线接口。CPU通过AHB总线上挂接的APB桥接设备访问APB总线上的外设控制器。AHB/APB总线上的地址空间规范通过硬件电路设定,一旦流片,无法修改。HXSR100的AHB/APB总线地址空间划分如表1所列。其中设备编号中以S开头的表示该设备在AHB总线上的Slave设备号;以P开头的表示该设备在APB总线上的Slave设备号。
图表编号 | XD0015726500 严禁用于非法目的 |
---|---|
绘制时间 | 2018.03.01 |
作者 | 林广栋、马宏星、朱家兵、陈金忠 |
绘制单位 | 中国电子科技集团公司第三十八研究所、中国电子科技集团公司第三十八研究所、中国电子科技集团公司第三十八研究所、中国电子科技集团公司第三十八研究所 |
更多格式 | 高清、无水印(增值服务) |