《表1 典型的ASIC/PLD过程映射》

《表1 典型的ASIC/PLD过程映射》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《基于DO-254标准的FPGA设计过程及适航审定》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

典型的可编程逻辑器件研发过程与DO-254标准描述的硬件生命周期过程具有一一映射关系,详见表1列出的映射过程。