《表2 算法资源开销情况:基于FPGA的线阵干涉条纹相位解包裹算法实现》

《表2 算法资源开销情况:基于FPGA的线阵干涉条纹相位解包裹算法实现》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《基于FPGA的线阵干涉条纹相位解包裹算法实现》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

从Hariharan五步法处理完毕开始算起,到产生解包裹结果为止,算法所耗用资源情况如表2所示。触发器用了4616个,占总资源的16%,四输入查找表(LUT)用了3606个,占总资源的12%,乘法器用了4个,占总资源的4%。此外还用了一个数字时钟管理器(DCM)用于系统时钟的生成和管理,用了一个除法IP核,一个反正切IP核。