《表1 建议书TH伪代码与FPGA时序特性算法对比》

《表1 建议书TH伪代码与FPGA时序特性算法对比》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《FPGA时序结构的LBT变换控制器设计》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

本文参考ITU编码建议书LBT各个子变换伪代码,提出了基于FPGA时序结构的优化与改进。表1是建议书的TH算子伪代码和FPGA时序特性的TH算子对比,Step代表FPGA状态机中的一个状态,其后面的计算是该状态内的数据处理过程,而建议书伪代码一行计算就代表一个步骤,可以发现,FPGA时序特性下的TH算子运算步数少于建议书伪代码,这就减少了LBT变换运算时间。