《表1:控制信号说明:Linux下PowerPC与FPGA通信接口的设计与实现》

《表1:控制信号说明:Linux下PowerPC与FPGA通信接口的设计与实现》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《Linux下PowerPC与FPGA通信接口的设计与实现》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

C9000通过外部总线与95T进行数据通信,即CPU发出相应的使能信号、读写信号以及地址信号,然后通过16位数据总线实现与FPGA内部SRAM的读写交互。另外,当95T有数据需要上报到C9000时,95T将产生中断通知C9000,C9000收到此中断后,发起对95T的读操作。控制信号说明如表1所示。