《表1 主流容错方案的面积和性能开销》
通过Xilinx ISE工具以及Virtex 5 FPGA对LEON2原型、DMR、SRDP和Back-Up的四种处理器进行综合,综合结果如表1所示.虽然,SRDP对单粒子故障容错所导致的时间开销最小,相对于LEON2的原型,SRDP的最大时钟频率下降了一半,同时面积开销增加了一倍.Back-Up相对其他处理器在面积和性能上比较:
图表编号 | XD0017155700 严禁用于非法目的 |
---|---|
绘制时间 | 2018.10.01 |
作者 | 王晶、申娇、丁利华、杨星、邱柯妮、张伟功 |
绘制单位 | 首都师范大学信息工程学院、中国科学院计算技术研究所计算机体系结构国家重点实验室、首都师范大学电子系统可靠性技术北京市重点实验室、首都师范大学信息工程学院、首都师范大学信息工程学院、首都师范大学信息工程学院、首都师范大学电子系统可靠性技术北京市重点实验室、首都师范大学电子系统可靠性技术北京市重点实验室 |
更多格式 | 高清、无水印(增值服务) |