《表1 FPGA资源耗费》
基于Xilinx公司的Zedboard开发板(Dual-core ARM-A9+FPGA),其中FPGA的BRAM_18Kb、DSP48E、FF和LUT资源数分别为280、220、106 400和53 200。双核ARM-A9,时钟频率667 MHz,内存512 MB。采用Logitech C210摄像头,最大分辨率为640×480,最高可达到30 f/s。当前目标检测系统的FPGA资源耗费如表1所示。
图表编号 | XD0057393300 严禁用于非法目的 |
---|---|
绘制时间 | 2019.08.06 |
作者 | 陈辰、严伟、夏珺、柴志雷 |
绘制单位 | 江南大学物联网工程学院、北京大学软件与微电子学院、江南大学物联网工程学院、江南大学物联网工程学院 |
更多格式 | 高清、无水印(增值服务) |