《表1 SR Flip-Flop状态表》

《表1 SR Flip-Flop状态表》   提示:宽带有限、当前游客访问压缩模式
本系列图表出处文件名:随高清版一同展现
《DC-DC变换器控制技术研究与实现》


  1. 获取 高清版本忘记账户?点击这里登录
  1. 下载图表忘记账户?点击这里登录

图4中,节点1为负载电流突增时最大电感电流即IL2,max,节点2为平均电感电流L(t),节点3为实时电感电流值IL(t),节点4为负载电流突降时最小电感电流值IL1,min。Unit Delay为延迟模块,用于保持上一时刻平均电感电流值,通过对上一时刻和此刻平均电感电流的比较来判断输出电流是否发生突变。图中(1)是负载电流突降时的控制策略,(2)是负载电流突增时的控制策略,SR Flip-Flop3产生开关管S的驱动波形。负载电流突降和输入电压突增过程,图中各SR Flip-Flop的状态分析如表1所示。